同步数据转换器阵列的采样时钟

Kazim Peker和Altug Oz ADI公司

摘要

在各种应用中(从通信基础设施到仪器仪表),对系统带宽和分辨率的更高要求促进了将多个数据转换器以阵列形式连接的需求。设计人员必须找到低噪声、高精度解决方案,才能为使用普通JESD204B串行数据转换器接口的大型数据转换器阵列提供时钟和同步。时钟生成器件包含抖动衰减功能、内部VCO以及各种输出和很多同步管理功能,现已问世,它能解决这个系统问题。然而,在很多实际应用中,数据转换器阵列所需的大量时钟已经超出了单个IC元件所能提供的极限。设计人员经常试图连接多个时钟生成和时钟分配元件,从而创建丰富的时钟树。

本文提供一个关于如何构建灵活可编程时钟扩展网络的真实案例,它不仅具有出色的相位噪声/抖动性能,还可将所需的同步信息从时钟树的第一个器件传递至最后一个器件,同时提供确定性控制。

详文请阅:同步数据转换器阵列的采样时钟

点击这里,获取更多IOT物联网设计信息

最新文章