PLL系统

ADI 深度丨采用分布式PLL系统评估相位噪声的方法

对于数字波束成形相控阵,要生成本地振荡器(LO) ,通常会考虑的实现方法是向分布于天线阵列中的一系列锁相环分配常用基准频率。对于这些分布式锁相环,目前文献中还没有充分记录用于评估组合相位噪声性能的方法。

在分布式系统中,共同噪声源是相关的,而分布式噪声源如果不相关,在 RF 信号组合时就会降低。对于系统中的大部分组件,这都可以非常直观地加以评估。对于锁相环,环路中的每个组件都有与之相关联的噪声传递函数,它们的贡献是控制环路以及任何频率转换的函数。这会在尝试评估组合相位噪声输出时增加复杂性。本文基于已知的锁相环建模方法,以及对相关和不相关贡献因素的评估,提出了跟踪不同频率偏移下的分布式PLL贡献的方法。

对于任何无线电系统,都需要为接收器和激励器精心设计 LO生成的实现方法。随着数字波束成形在相控阵天线系统中不断普及,需要在大量分布式接收器和激励器中分配 LO 信号和基准频率,这让设计变得更加复杂。

在系统架构层面需要权衡的因素包括,分配所需的LO频率或分配较低的频率基准,以及在靠近使用点的物理位置产生所需的LO。通过锁相环从本地产生 LO 是一种高度集成的现成选项。下一个挑战是评估来自各种分布式组件以及集中式组件的系统级相位噪声。